《科技》西門子助力Arm Neoverse運算子系統確認與驗證
【時報記者郭鴻慧台北報導】西門子數位工業軟體近日宣布,Veloce的長期合作夥伴Arm選擇
Veloce Strato CS和Veloce proFPGA CS部署應用,並將其納入Arm Neoverse運算子系統(CS
S)設計流程中。
Arm生產力工程主管Karima Dridi表示,在這個運算時代,我們的合作生態系越來越重視上
市時程,因這對保持競爭力至關重要。Arm Neoverse CSS的核心要素就是pre-validation與
驗證,透過採用西門子Veloce CS這類創新工具,我們的合作夥伴能夠更快地將其晶片解決方
案推向市場。
西門子數位工業軟體硬體輔助驗證部門副總裁暨總經理Jean-Marie Brunet表示,我們很高
興能將與Arm的合作延伸至Veloce CS系統。搭載Veloce PCIe複合裝置的 Veloce Strato CS
,不僅展現卓越的仿真效能提升,還具備獨特且經實證的容量擴展能力。搭載AMD VP1902 自
行調適系統單晶片(SoC)的Veloce proFPGA CS,則提供快速且可擴展的原型開發解決方案。
透過Veloce CS 系統,我們能解決硬體、軟體與系統工程師面臨的各種挑戰。我們與Arm長期
的合作關係為雙方進一步的合作奠定了堅實基礎,讓我們在市場需求變化時,能準確掌握Ar
m的需求與業務動態。
Veloce CS系統採用模組化刀鋒式配置,完全符合現代資料中心對於易安裝、低功耗、優越
的冷卻效果和緊湊型封裝的要求。Veloce proFPGA CS還提供桌上型實驗室版本,為用戶提供
額外的可攜式靈活性。
Veloce Strato CS提供高效能硬體仿真能力,維持快速的全面可見性除錯(full visibili
ty debug),並且可從4000萬個閘極(MG)擴充至400億個閘極(BG)。Veloce PCIe複合設備(PC
D)技術是一套硬體仿真解決方案,旨在驗證Arm CSS中的客戶IP。PCD技術將Arm合規套件(AC
S)、PCIe和NVMe整合在統一的系統可見性和除錯環境中,並由Veloce Protocol Analyzer提
供支援。
Veloce proFPGA CS提供快速且全面的軟體原型驗證解決方案,可從單個 FPGA(VP 1902)擴
展至數百個FPGA,其高效能以及高度靈活的模組化設計,可協助客戶顯著加快完成韌體、作
業系統、應用程式開發和系統整合任務。